Mostrar o rexistro simple do ítem

dc.contributor.authorMiguel Escrig, Oscar
dc.contributor.authorRomero-Pérez, Julio Ariel
dc.contributor.authorSánchez Moreno, José
dc.contributor.authorDormido, Sebastián
dc.date.accessioned2022-09-05T13:15:34Z
dc.date.available2022-09-05T13:15:34Z
dc.date.issued2022
dc.identifier.citationMiguel-Escrig, O., Romero-Pérez, J.A., Sánchez-Moreno, J., Dormido, S. (2022) Resintonización dinámica de controladores SSOD-PI para evitar ciclos límite causados por perturbaciones tipo rampa. XLIII Jornadas de Automática: libro de actas, pp.408-413. https://doi.org/10.17979/spudc.9788497498418.0408es_ES
dc.identifier.isbn978-84-9749-841-8
dc.identifier.urihttp://hdl.handle.net/2183/31452
dc.description.abstract[Resumen] Uno de los principales fenómenos a evitar en los sistemas con muestreo por umbrales fijos es la aparición de ciclos límite. Existe bibliografía sobre cómo evitarlos usando técnicas clásicas de análisis, sin embargo, dichos trabajos no tienen en cuenta el efecto de las señales que intervienen en el bucle sobre la robustez del sistema. En este trabajo se presenta una metodología que permite a un controlador por eventos del tipo SSOD-PI resintonizarse de forma dinámica para evitar oscilaciones de ciclo límite generadas por perturbaciones de tipo rampa.es_ES
dc.description.abstract[Abstract] One of the main phenomena to avoid in systems sampled with fixed threshold samplers is the appearance of limit cycle oscillations. There is extensive literature on how to avoid them using classical analysis techniques, however, these works do not take into account the effect of the signals involved in the loop on the robustness of the system. This paper presents a methodology that allows the controller to dynamically retune itself to avoid limit cycle oscillations generated by ramp-type disturbances.es_ES
dc.description.sponsorshipEste trabajo fue financiado en parte por el Ministerio de Ciencia e Innovación con el proyecto PID2020 112658RBI00/10.13039/501100011033 y por la Universidad Jaume I con el proyecto UJIB2021-45.es_ES
dc.description.sponsorshipMinisterio de Ciencia e Innovación; PID2020 112658RBI00/10.13039/501100011033es_ES
dc.description.sponsorshipUniversitat Jaume I; UJIB2021-45es_ES
dc.language.isospaes_ES
dc.publisherUniversidade da Coruña. Servizo de Publicaciónses_ES
dc.relation.urihttps://doi.org/10.17979/spudc.9788497498418.0408es_ES
dc.rightsAtribución-NoComercial-CompartirIgual 4.0 Internacional (CC BY-NC-SA 4.0) https://creativecommons.org/licenses/by-nc-sa/4.0/deed.eses_ES
dc.rights.urihttp://creativecommons.org/licenses/by-nc-sa/3.0/es/*
dc.subjectRobustezes_ES
dc.subjectDIDFes_ES
dc.subjectResintonizaciónes_ES
dc.subjectCBEes_ES
dc.subjectControl PIDes_ES
dc.subjectRobustnesses_ES
dc.subjectRetuninges_ES
dc.subjectEBCes_ES
dc.subjectPID controles_ES
dc.titleResintonización dinámica de controladores SSOD-PI para evitar ciclos límite causados por perturbaciones tipo rampaes_ES
dc.title.alternativeDynamic retuning of SSOD-PI controllers to avoid ramp-induced limit cycleses_ES
dc.typeinfo:eu-repo/semantics/conferenceObjectes_ES
dc.rights.accessinfo:eu-repo/semantics/openAccesses_ES
UDC.startPage408es_ES
UDC.endPage413es_ES
dc.identifier.doihttps://doi.org/10.17979/spudc.9788497498418.0408
UDC.conferenceTitleXLIII Jornadas de Automáticaes_ES


Ficheiros no ítem

Thumbnail
Thumbnail

Este ítem aparece na(s) seguinte(s) colección(s)

Mostrar o rexistro simple do ítem